Laporan Akhir 2

  





1. Jurnal [Kembali]




2. Alat dan Bahan [Kembali]



Gambar Module D'Lorenzo



Gambar  Jumper

 

    1. Panel DL 2203C.

    2. Panel DL 2203D.

    3. Panel DL 2203S.

     4. Jumper


3. Rangkaian Simulasi [Kembali]







4. Prinsip Kerja Rangkaian [Kembali]

 Pada percobaan 2 kita diminta untuk membuat rangkaian menggunakan T flip-flop. T flip-flop merupakan turunan dari JK flip-flop. Input dari JK flip-flop yaitu J,K dan CLK. Kaki high SPDT terhubung ke vcc dan kaki low SPDT terhubung ke kaki ground. B1

terhubung ke pin S (set), B2 terhubung ke CLK, dan B0 terhubung ke pin R(reset). Pin J dan K terhubung ke vcc. Dapat dilihat pada jurnal percobaan ketika diberikan input T (B2) don'care, B1 = 1 dan B0 = 0 , maka nilai keluarannya yaitu Q=0 dan Q'=1. 
    Dan ketika input B1 daan B0 sama- sama berlogika 1 dan B2 dihubungkan ke CLK maka akan terjadi keadaan toggle sehingga nilai output yang dihasilkan berlawan dengan nilai sebelumnya. Seperti pada jurnal nilai output sebelumnya yaitu 1 1 maka ketika pada terjadi kondisi toggle maka nilai output menjadi 0

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]

1. Apa yang terjadi jika input diberi logika 0 (Low) 
Pembahasan: Jika R dan S dalam kondisi tidak aktif dan T = 0 Serta diberi clock, maka tidak akan terjadi perubahan. Syarat terjadinya perubahan adalah T = 1 dan clock menjadi Trigger.

2. Apa perbedaan ketika input clock T Flip-Flop diberi input risetime dan fall time? 
Pembahasan:
Pada Input rise time flip flop akan ditrigger Saat kondisi perpindahan 9 menjadi 1 pada Clock. Sedangkan pada input fall time flip flop akan ditrigger saat kondisi perpindahan 1 menjadi O Pada clock

7. Link Download [Kembali]

Download file HTML [disini]
Download file video simulasi [disini]
Download datasheet 74LS112 [disini]




Tidak ada komentar:

Posting Komentar