Tugas Pendahuluan 1


Percobaan 1 Kondisi 2

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=0, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care

2. Gambar Rangkaian Simulasi [Kembali]






3. Video Simulasi [Kembali]






4. Prinsip Kerja [Kembali]

Pada percobaan ini kita menggunakan 7 saklar, dimana saklar B0=1, B1=0 dan sakral  B2,B3,B4,B5,B6 adalah don't care. Pada rangkaian JK flip-flop dapat kita lihat bahwa  B1 terhubung ke S(set), B0 terhubung ke R (Reset) dan B2, B3, B4 terhubung ke J, CLK, K. Rangkaian ini merupakan aktif low, dimana output-nya berdasarkan dari nilai 0. Pada gerbang 74LS112 dapat kita lihat bahwa ia merupakan fall time , dimana output-nya akan berubah saat kondis 1 ke 0. Dari rangkaian tersebut dapat dilihat, posisi 0 berada dalam keadaan S (set) maka di dapatkan output 1 dan Q'=0.


Pada D flip-flop ia menggunakan gerbang dalam keadaan rise time dimana output-nya akan berubah saat clock dari 0 menuju 1. Rangkaian ini merupakan aktif low, dimana output-nya berdasarkan dari nilai 0. Dimana pada rangkaian dapat kita lihat, bahwa input 0 terdapat di S(set) makan di dapatkan nilai outputnya Q adalah 1 dan untuk Q' adalah 0


5. Link Download [Kembali]

Download file rangkaian [disini]
Download file HTML [disini]
Download file video simulasi [disini]
Download datasheet 74LS112 [disini]
Download datasheet 7474 [disini]



Tidak ada komentar:

Posting Komentar